1. 首页
  2. 行业
  3. 制造
  4. 基于DSP Builder的带宽自适应全数字锁相环的设计

基于DSP Builder的带宽自适应全数字锁相环的设计

上传者: 2020-10-27 20:53:15上传 PDF文件 537KB 热度 7次
本文采用一种基于比例积分(PI)控制算法的环路滤波器应用于带宽自适应的全数字锁相环,建立了该锁相环的数学模型,并分析该锁相环的各项性能指标和设计参数之间的关系。利用DSPBuilder直接对得到的锁相环数学模型在Matlab/Simulink环境下进行系统级的建模,并进行计算机仿真,同时将建立的模型文件转换成VHDL程序代码,在QuartusII软件中进行仿真验证,并用FPGA予以实现。
用户评论