1. 首页
  2. 数据库
  3. Access
  4. EDA/PLD中的DS SS接收机全数字AGC的FPGA实现

EDA/PLD中的DS SS接收机全数字AGC的FPGA实现

上传者: 2020-12-12 20:28:59上传 PDF文件 77.83KB 热度 12次
摘要:论述了某航天器DS-SS接收机外部AGC的设计原理和具体实现,重点讨论了如何根据射频前端的输出设计全数字AGC以扩展接收机的动态范围,并给出了基于FPGA的外部AGC电路算法。计算机仿真和硬件实现表明该数字AGC设计满足DS-SS接收机系统的工作要求。 关键词:动态范围 全数字AGC 射频前端DS-SS(Direct-Sequence Spread-Spectrum)接收机具有抗干扰、通信保密性好、低信噪比下兼具测距功能等特点,在航天领域得到广泛应用。某航天器的DS-SS接收机用于测控和通信,实际工作时,输入信号变化的动态范围高达100dB。在发射机距离工作时(几百米),接收机所接
用户评论