1. 首页
  2. 数据库
  3. EDA/PLD中的基于FPGA的宽带数字接收机变带宽数字下变频器设计

EDA/PLD中的基于FPGA的宽带数字接收机变带宽数字下变频器设计

上传者: 2020-11-06 20:14:46上传 PDF文件 286.14KB 热度 16次
摘 要: 基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。 变带宽数字下变频器(VB-DDC)可以对多种带宽的输入信号进行处理,因此在雷达、通信、电子侦察等领域有广泛应用。商用数字下变频器,如Intersil公司单通道DDC HSP50214B,虽然可以实现处理带宽可变,但是其最高输入数据采样率只有65 MHz[1],而且由于其采用
用户评论