1. 首页
  2. 存储
  3. SUN
  4. 全数字接收机FPGA设计实现:定时同步、载波同步、多调制解调与AGC

全数字接收机FPGA设计实现:定时同步、载波同步、多调制解调与AGC

上传者: 2025-06-16 15:30:16上传 ZIP文件 16.65MB 热度 1次

全数字接收机的 FPGA 设计实现,是那种你一看就知道“有点料”的资料。里面讲的定时同步载波同步AGC这些,基本是做通信系统绕不开的几个大件儿。配合上 BPSK、QPSK、16QAM 这些常见调制解调技术,内容算是比较全了。

FPGA 在这里的作用也说得挺清楚,从资源调度到性能优化,能落地的地方还挺多。你要是刚好在调一个全数字接收方案,或者正踩在同步那坎上,这篇文章真挺值一看的。

是 AGC 部分,写得蛮细的,讲了怎么跟调制方式配合、怎么避免信号过饱和。看完你会觉得,原来 AGC 不只是“自动增益”这么简单,里面还有不少门道。

文章后面还有一堆拓展阅读链接,比如全数字 FM 接收机突发直扩同步方案这类,你想从同步、调制、解扩一路摸透,顺着点下去就行了。

如果你手上刚好有个FPGA 通信项目要搞,又不想只靠 IP 黑盒,那这篇绝对是“从系统级理清设计思路”的好材料。

下载地址
用户评论