1. 首页
  2. 网络技术
  3. 网络监控
  4. EDA/PLD中的基于FPGA 的高阶全数字锁相环的设计与实现

EDA/PLD中的基于FPGA 的高阶全数字锁相环的设计与实现

上传者: 2020-12-12 02:32:08上传 PDF文件 105.29KB 热度 16次
1 引言 锁相环在通信、雷达、测量和自动化控制等领域应用极为广泛,已经成为各种电子设备中必不可少的基本部件。随着电子技术向数字化方向发展,需要采用数字方式实现信号的锁相处理。因此,对全数字锁相环的研究和应用得到了越来越多的关注。 传统的数字锁相环系统是希望通过采用具有低通特性的环路滤波器,获得稳定的振荡控制数据。对于高阶全数字锁相环,其数字滤波器常常采用基于DSP 的运算电路。这种结构的锁相环,当环路带宽很窄时,环路滤波器的实现将需要很大的电路量,这给专用集成电路的应用和片上系统SOC(system on chip)的设计带来一定困难。另一种类型的全数字锁相环是采用脉冲序列低通滤
用户评论