1. 首页
  2. 服务器应用
  3. Mail服务器
  4. EDA/PLD中的基于ARM+FPGA的重构控制器设计

EDA/PLD中的基于ARM+FPGA的重构控制器设计

上传者: 2020-11-08 23:42:21上传 PDF文件 170.38KB 热度 24次
可重构技术是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。常规SRAM工艺的FPGA都可以实现重构,利用硬件复用原理,本文设计的可重构控制器采用ARM核微控制器作为主控制器,以FPGA芯片作为协处理器配合主控制器工作。用户事先根据需求设计出不同的配置方案,并存储在重构控制器内部的存储器中,上电后,重构控制器就可以按需求将不同设计方案分时定位到目标可编程器件内,同时保持其他部分电路功能正常,实现在系统灵活配置,提高系统工作效率。 1 SVF格式配置文件 很多嵌入式系统中都用到了FPGA/CPLD等可编程器件,在这些系统中利用SVF格式配置文件就可以方
用户评论