1. 首页
  2. 编程语言
  3. Java
  4. EDA/PLD中的使用Verilog实现基于FPGA的SDRAM控制器

EDA/PLD中的使用Verilog实现基于FPGA的SDRAM控制器

上传者: 2020-12-16 17:38:35上传 PDF文件 108KB 热度 12次
摘 要:介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。关键词:SDRAM;控制器;Verilog;状态机 引言--- 在基于FPGA的图象采集显示系统中,常常需要用到大容量、高速度的存储器。而在各种随机存储器件中,SDRAM的价格低、体积小、速度快、容量大,是比较理想的器件。但SDRAM的控制逻辑比较复杂,对时序要求也十分严格,使用很不方便,这就要求有一个专门的控制器,使系统用户能很方便地操作SDRAM。为此,本文提出了一种基于FPGA的SDRAM控制器的设计方法,并用Veril
用户评论