1. 首页
  2. 编程语言
  3. 硬件开发
  4. 多码率、多码长LDPC译码器的设计与实现

多码率、多码长LDPC译码器的设计与实现

上传者: 2020-09-03 14:39:00上传 PDF文件 253KB 热度 9次
针对IEEE802.16e标准,基于层译码算法(TDMP)提出了一种适用于多码率、多码长的LDPC码译码器结构。该译码器采用半并行化和流水线设计,可以在保证电路灵活性的同时提高译码吞吐量。利用Xilinx公司的ISE工具进行综合仿真,使用的FPGA芯片为Virtex4-xc4vfx12-sf363-12,最大工作频率为170.278 MHz,译码吞吐量可达到128.77 Mb/s。
下载地址
用户评论