1. 首页
  2. 课程学习
  3. 专业指导
  4. 数字锁相环及其FPGA的实现

数字锁相环及其FPGA的实现

上传者: 2019-05-16 10:05:57上传 DOC文件 384.5KB 热度 48次
锁相环(PLL)的理论与研究日趋完善,应用范围遍及整个电子技术领域,如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。随着集成电路技术的发展,集成锁相环和数字锁相环技术日趋成熟,不仅能够制成频率较高的单片集成锁相环路,还可以把整个系统集成到一个芯片上去,实现所谓的片上系统SOC。因此,可以把全数字锁相环路(ADPLL)作为一个功能模块嵌入SOC,构成片内锁相环。这里在简单介绍片内全数字锁相环系列结构的同时,给出一种智能控制捕获范围中全数字锁相环(ADPLL)的设计方法,并进行仿真和实践验证。
下载地址
用户评论
码姐姐匿名网友 2019-05-16 10:05:57

学习学习,看看

码姐姐匿名网友 2019-05-16 10:05:57

内容太少。。

码姐姐匿名网友 2019-05-16 10:05:57

学习学习,感谢