1. 首页
  2. 云计算
  3. kubernetes
  4. 单片机与DSP中的频率遮蔽滤波器设计步骤

单片机与DSP中的频率遮蔽滤波器设计步骤

上传者: 2020-11-17 21:28:53上传 PDF文件 77.49KB 热度 18次
表1给出了频率遮蔽滤波器设计步骤的摘要。所有的构成滤波器都是等纹波FlR,其转折频率为ωpi和ωai,具体见表1。滤波器H2(z)的行为由H1(z)确定。滤波器的通带偏差一般被设计在-40dB的量级上,且Ni△i~2.8.一个例外是37阶的H4(z)(与H3(z)阶数相同),其中N4△4~3.6。如果通过增加8个额外延时(4个预延时,4个后延时)来均衡群延时。那么也可采用29阶的H4(z),这时有N4△4~2.85。选择37阶FIP代替29阶FIR仅造成下部路径的增益偏差略有不同。 表1 频率遮蔽滤波器 欢迎转载,信息来自维库电子市场网(www.dzsc.com) 来源:ks
用户评论