1. 首页
  2. 移动开发
  3. WindowsPhone
  4. EDA/PLD中的高速流水线浮点加法器的FPGA实现

EDA/PLD中的高速流水线浮点加法器的FPGA实现

上传者: 2020-11-10 19:49:45上传 PDF文件 198.77KB 热度 16次
0 引言 现代信号处理技术通常都需要进行大量高速浮点运算。由于浮点数系统操作比较复杂,需要专用硬件来完成相关的操作(在浮点运算中的浮点加法运算几乎占到全部运算操作的一半以上),所以,浮点加法器是现代信号处理系统中最重要的部件之一。FPGA是当前数字电路研究开发的一种重要实现形式,它与全定制ASIC电路相比,具有开发周期短、成本低等优点。但多数FPGA不支持浮点运算,这使FPGA在数值计算、数据分析和信号处理等方面受到了限制,由于FPGA中关于浮点数的运算只能自行设计,因此,研究浮点加法运算的FPGA实现方法很有必要。 1 IEEE 754单精度浮点数标准 浮点数可以在更大的
用户评论