1. 首页
  2. 数据库
  3. MySQL
  4. 电源技术中的降低移动设计功耗的创新逻辑技术

电源技术中的降低移动设计功耗的创新逻辑技术

上传者: 2020-11-09 01:27:16上传 PDF文件 175.15KB 热度 27次
当前的移动设计在努力在高耗能(power-rich)的功能性和更长电池寿命的需求之间取得平衡。本文将探讨在混合电压供电的移动设计中,混合电压电平如何提高ICC电源电流及逻辑门如何降低功耗。 目前,大多数便携设备都备有多个电源轨,但在输入高电平(VIH)低于电源电压(VCC)时,仍可能产生不定功耗。当输入电压为电源轨电平(VIL=GND 或 VIH=VCC)时,CMOS一般具有极低的静态ICC和泄漏电流,故是移动应用中逻辑器件的首选技术。不过,若VIH 图1:逻辑门和输入电压条件。 输入电压等于电源电压Vcc时为使用CMOS门电路的理想状态,这时ICC电流极低。在混合电压情况
用户评论