1. 首页
  2. 考试认证
  3. Linux/Unix认证
  4. 电源技术中的使用创新性逻辑技术降低移动设计功耗

电源技术中的使用创新性逻辑技术降低移动设计功耗

上传者: 2020-11-06 20:45:40上传 PDF文件 259.61KB 热度 16次
当前的移动设计努力在高耗能(power-rich)的功能性和更长电池寿命的需求之间取得平衡。本文将探讨在混合电压供电的移动设计中,混合电压电平如何提高ICC电源电流及逻辑门如何降低功耗。 低ICCT技术有利于节能 目前,大多数便携设备都备有多个电源轨,但在输入高电平(VIH)低于电源电压(VCC)时,仍可能产生不定功耗。当输入电压为电源轨电平(VIL = Gnd 或 VIH = VCC)时,CMOS一般具有极低的静态ICC和泄漏电流,故是移动应用中逻辑器件的首选技术。不过,若VIH < VCC,会发生这种情况:输入级的PMOS和NMOS晶体管可能均在不同级“导通”,此时传导电
用户评论