1. 首页
  2. 编程语言
  3. Python
  4. 基于FPGA的时统模块可靠性设计[图]

基于FPGA的时统模块可靠性设计[图]

上传者: 2020-10-28 06:13:08上传 PDF文件 218.34KB 热度 12次
文章从FPGA逻辑编程设计技术、EMC技术、高速电路PCB设计技术等几个方面介绍了时统接收处理模块的抗干扰设计及其实现方法,实现了同步脉冲的提取、对时功能、自守时、脉宽调制等功能,提高了同步精度和抗干扰性。解决了传统时统模块定时精度不高、设置固定只能满足单一需求等问题。
用户评论