DSP内嵌PLL中的CMOS压控环形振荡器设计 上传者:残雪花刺 2020-08-17 08:05:50上传 PDF文件 200.69KB 热度 30次 绍了一种用于DSP内嵌锁相环的低功耗、高线性CMOS压控环形振荡器。电路采用四级延迟单元来获得相位相差90°的正交输出时钟,每级采用调节电流源大小,改变电容放电速度的方式。基于SMIC 0.35μm CMOS工艺模型的仿真结果表明,电路可实现2MHz至90MHz的频率调节范围,在中心频率附近具有很高的调节线性度,且总功耗仅为3.5mW。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论