1. 首页
  2. 课程学习
  3. 嵌入式
  4. 在MAX+PLUS II中,使用图形编辑器设计一个3位的十进制加法计数器,使用VHDL语言设计一个D触发器

在MAX+PLUS II中,使用图形编辑器设计一个3位的十进制加法计数器,使用VHDL语言设计一个D触发器

上传者: 2018-12-19 11:34:52上传 RAR文件 163.94KB 热度 113次
1.在图形编辑器中设计一个3位的十进制加法计数器,以xxxcnt3.gdf命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求能够从0计数到999。从999归零时产生一个高电平的报警信号。进行波形仿真,验证功能正确。分析此电路的最高计数频率。 2.修改这个计数器的归零值,使其计数到119就归零,增加异步清零功能,加法计数/减法计数控制功能。 3.在文本编辑器中使用VHDL语言设计一个D触发器,具有反向输出端。命名为xxxdff.vhd,仿真验证。
下载地址
用户评论
码姐姐匿名网友 2018-12-19 11:34:52

很好的资源!谢谢楼主的分享!

码姐姐匿名网友 2018-12-19 11:34:52

东西还行,收藏了。

码姐姐匿名网友 2018-12-19 11:34:52

仿真效果貌似有问题啊,但是思路可取。