基于ZYNQ的LeNet-5硬件加速器系统设计与实现
一个基于ZYNQ的LeNet-5硬件加速器系统的设计与实现,该系统能够加速对MNIST手写数字的识别,使用了PL端实现的卷积层、池化层、全连接层并行加速与PS端验证测试流程的控制,通过AXI总线连接实现控制信识别结果的传递。该加速器系统具有优秀的性能与降低能耗的效果。
下载地址
用户评论