1. 首页
  2. 存储
  3. Verilog实现的RISC CPU存储程序

Verilog实现的RISC CPU存储程序

上传者: 2023-04-22 07:31:23上传 RAR文件 7.22MB 热度 19次

根据《Verilog HDL高级数字设计》,该电路包含处理器(数据通路)、控制器和存储器等三个功能单元。存储器中存放着程序指令及数据,CPU在同步进行指令的读取、译码和执行过程中对ALU中的数据进行操作,修改寄存器、程序计数器(PC)、指令寄存器(IR)和地址寄存器(ADD_R)的内容以及修改存储单元的内容、获取存储器中的数据和指令以及控制系统总线上的数据传输。该CPU的设计以Verilog HDL为基础实现,具有高可靠性和稳定性。

用户评论