【技术应用笔记】利用引脚兼容高速ADC简化设计任务
简介选择ADC可能是系统设计师最棘手的问题。转换器分辨率和采样速率决定系统性能。然而,设计通常是基于一系列无法验证的假设,除非原型系统经过测试。根据结果的不同,系统额定值可能过于严格,其实只需较低速度或分辨率的转换器,或者指标过低,需要更快或更高分辨率的转换器。前一情况下,有机会通过更便宜的转换器降低成本。而后一情况下,重大设计变化会延长上市时间,增加开发成本。此外,有效设计中的任何变化也会带来风险——将有效设计“改善”成了无效设计。风险最小化的最佳办法是利用单一布局和引脚兼容转换器让设计能够适应未来的发展。为此,ADI开发了一系列基于常见A/D内核的ADC,使设计师可以提高或降低采样速度和分辨率,而无需更改电路板布局。系列描述ADC拥有单通道和双通道版本,两种版本具有共同的封装、引脚排列和尺寸。这样,如果需要更高或更低的性能,设计师可以在原型设计和现场测试过程中改变转换器分辨率或采AN-803应用笔记One Technology WayP.O.Box9106Norwood,MA02062-9106Tel:781/329-4700Fax:781/461-3113www.analog.com利用引脚兼容高速ADC简化设计任务作者:Robert M.Clarke简介表I.单通道和双通道ADC选择ADC可能是系统设计师最棘手的问题。转换器分辨率和单通道ADC双通道ADC采样速率决定系统性能。然而,设计通常是基于一系列无法(32引脚速度(64引脚速度
用户评论