1. 首页
  2. 数据库
  3. 其它
  4. 卷积编码及Viterbi 解码的FPGA 实现及应用

卷积编码及Viterbi 解码的FPGA 实现及应用

上传者: 2021-05-04 10:59:29上传 PDF文件 289.68KB 热度 16次
摘要:卷积码在现代无线通信系统中应用十分广泛,Viterbi译码是常用的一种对卷积码的译码算法。介绍了卷积编码及Viterbi串行解码的原理及其FPGA的实现。在保证系统性能的前提下讨论了分帧式编解码在实际系统中的应用。 0 引言 在现代通信系统中,信道编码技术得到了广泛的应用。卷积码结构简单,硬件实现容易,同时有着较好的查错纠错能力,因此在无线通信中经常使用,而其解码方式常用Viterbi译码。 1 卷积编码 卷积码(Convolutional Coding)是由PgElias 于20 世纪50年代提出的一种非分组码。它实现非常简单,将要发送的信息序列经过一个特定的线
用户评论