1. 首页
  2. 数据库
  3. 其它
  4. 一种18位SAR ADC的设计实现

一种18位SAR ADC的设计实现

上传者: 2021-02-24 22:58:12上传 PDF文件 477.52KB 热度 9次
摘要: 本文对逐次逼近型模数转换器( SAR ADC) 的结构进行了介绍, 并对影响ADC性能的主要因素加以分析。设计了一种基于二进制加权电容阵列的数字校准算法, 并运用比较器自动失调校准技术, 实现了高性能SAR ADC的设计。仿真结果表明该设计在120ksps 的采样率下精度可达18 位。 1 引言 数字信号处理技术在高分辨率图象、视频处理及无线通信等领域的广泛应用, 导致对高速、高精度、基于标准CMOS 工艺的可嵌入式ADC 的需求量与日俱增。对于迅速发展的基于IP 设计的片上系统集成技术, 功耗低、面积小、可嵌入的ADC 模块逐渐成为数模混合信号IC 设计的关键。伴随技术的
用户评论