1. 首页
  2. 移动开发
  3. 其他
  4. 一种用于高速ADC的采样保持电路的设计

一种用于高速ADC的采样保持电路的设计

上传者: 2020-08-09 16:27:10上传 PDF文件 92.51KB 热度 20次
设计了一个用于流水线模数转换器(pipelined ADC)前端的采样保持电路。该电路采用电容翻转型结构,并设计了一个增益达到100 dB,单位增益带宽为1 GHz的全差分增益自举跨导运算放大器(OTA)。利用TSMC 0.25μm CMOS工艺,在2.5 V的电源电压下,它可以在4 ns内稳定在最终值的0.05%内。通过仿真优化,该采样保持电路可用于10位,100 MS/s的流水线ADC中。
用户评论