1. 首页
  2. 数据库
  3. 其它
  4. 基于Xilinx FPGA的高速Viterbi回溯译码器

基于Xilinx FPGA的高速Viterbi回溯译码器

上传者: 2021-02-06 12:25:32上传 PDF文件 225.08KB 热度 21次
摘 要:分析了新一代通信系统的发展对Viterbi译码器速率提出了更高的要求,通过优化Viterbi译码器结构,在XilinxVirtexIIPFGA上实现了速率30Mb/s以上的256状态Viterbi软译码。关键词:Viterbi;回溯译码;FPGA;双端口BlockRam 新一代移动通信系统目前主要采用多载波传输技术,基带传输速率较3G有很大提高,一般要求业务速率能达到30Mb/s以上。约束长度卷积码以及Viterbi译码器由于其性能和实现的优点,在新一代通信系统中仍然占有一席之地。这就要求进一步提高Viterbi译码器的译码速率,同时优化Viterbi设计以减少由速率提高和约束长度的
下载地址
用户评论