1. 首页
  2. 数据库
  3. 其它
  4. 一种用于高速ADC的采样保持电源电路的设计

一种用于高速ADC的采样保持电源电路的设计

上传者: 2021-01-16 01:44:59上传 PDF文件 190.68KB 热度 25次
近年来,随着数字信号处理技术的迅猛发展,数字信号处理技术广泛地应用于各个领域。因此对作为模拟和数字系统之间桥梁的模数转换器(ADC)的性能也提出了越来越高的要求。低电压高速ADC在许多的电子器件的应用中是一个关键部分。由于其他结构诸如两步快闪结构或内插式结构都很难在高输入频率下提供低谐波失真,因此流水线结构在高速低功耗的ADC应用中也成为一个比较常用的结构。 作为流水线ADC前端的采样保持电路是整个系统的关键模块电路之一。设计一个性能优异的采样保持电路是避免采样歪斜(timing skew)直接的方法。 本文基于TSMC 0.25μm CMOS工艺,设计了一个具有高增益、高带宽的OTA,并
用户评论