1. 首页
  2. 移动开发
  3. webOS
  4. EDA/PLD中的基于CPLD/FPGA的半整数分频器的设计

EDA/PLD中的基于CPLD/FPGA的半整数分频器的设计

上传者: 2020-12-13 02:23:15上传 PDF文件 94.85KB 热度 14次
摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。 关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言 CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门阵列)都是可编程逻辑器件,它们是在PAL、GAL等逻辑器件基础上发展起来的。同以往的PAL、GAL相
用户评论