1. 首页
  2. 网络技术
  3. 系统集成
  4. EDA/PLD中的基于RISC技术的8位微控制器设计

EDA/PLD中的基于RISC技术的8位微控制器设计

上传者: 2020-12-12 23:53:22上传 PDF文件 92.04KB 热度 11次
摘要:介绍基于RISC技术的8位微控制器的设计与实现。主要包括RISC指令集的选取;取指单元、译码单元、执行单元的设计;取指、译码、回写三级流水线技术的实现。该微控制器包含8级硬件堆栈、1个8位计数器、1个计数器溢出中断、2个外部中断源、8位数据输入和输出端口、16个通用寄存器、2K×16位的程序存储器、512字节的数据存储器。设计使用可综合的Verilog语言描述, QuartusII软件仿真,FPGA器件验证实现。 关键词:RISC Verilog 8位微控制器 FPGA引 言随着微电子技术的不断发展,超大规模集成电路的集成度和工艺水平不断提高,将整个应用电子系统集成在一个芯片中(
用户评论