1. 首页
  2. 课程学习
  3. 讲义
  4. EDA/PLD中的基于CPLD芯片EPM7128设计数据合并转换器

EDA/PLD中的基于CPLD芯片EPM7128设计数据合并转换器

上传者: 2020-12-12 13:43:33上传 PDF文件 157KB 热度 5次
摘要:介绍了基于CPLD芯片EPM7128设计的数据合并转换器。其中,控制串行口数据合并时间的计数器电路和并行数据转换成串行的移位电路都是在CPLD中完成的,数据块合并由相应的软件实现,最终形成PCM流输出。关键词:CPLD 数据合并转换器 串行口 PCM流 数据交换机的传送速率很高,当其和串行口通信时,在发送前把数据分为两部分分别发送到串行口,然后经过数据合并转换器把各个串行口的数据合并在一起并转换成PCM流。本文介绍了基于CPLD芯片EPM7128设计的数据合并转换器。 1 数据合并转换器硬件电路1.1 主要硬件简介EPM7128是可编程的大规模逻辑器件,为AL
用户评论