1. 首页
  2. 操作系统
  3. Windows Server
  4. EDA/PLD中的CY7C68013与FPGA接口的Verilog HDL实现

EDA/PLD中的CY7C68013与FPGA接口的Verilog HDL实现

上传者: 2020-11-26 18:43:49上传 PDF文件 228.03KB 热度 23次
0 引 言 USB(通用串行总线)是英特尔、微软、IBM、康柏等公司1994年联合制定的一种通用串行总线规范,它解决了与网络通信问题,而且端口扩展性能好、容易使用。最新的USB2.0支持3种速率:低速1.5 Mbit/s,全速12 Mbit/s,高速480 Mbit/s。这3种速率可以满足目前大部分外设接口的需要。 本文介绍了目前使用较多的USB2.0控制器CY7C68013芯片与FPGA(现场可编程门阵列)芯片接口的Verilog HDL(硬件描述语言)实现。本系统可扩展,完全可用于其他高速数据采集系统中。 1 系统构成 本系统主要是由FPGA和USB2.0控制器CY7C
用户评论