1. 首页
  2. 课程学习
  3. C++/C
  4. EDA/PLD中的FPGA器件配置流程

EDA/PLD中的FPGA器件配置流程

上传者: 2020-11-18 00:41:19上传 PDF文件 177.37KB 热度 24次
Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。 (1)配置存储器清除阶段(如图1所示) 在该流程中,检测VCCINT是否大于1V,辅助电源rCCAUX是否大于2V,BANK4(VCCO_4)的电源电压是否大于1V。所有的非配置引脚,即用户输入/输出引脚被上拉(与HSWAP_EN的状态有关),INIT_B初始化状态信号,DONE将信号置为低(Low)清除FPGA内部的存储器。检测PROG_B引脚是否由低电平变成高电平,若为高电平,再清除一
用户评论