CoolRunner II UART部分接口 上传者:tonydin 2020-11-17 14:09:51上传 PDF文件 285.14KB 热度 19次 1.UART接口部分 如图1所示为UART接口框图,其中并行数据总线为8位,输出SOUT可以设置奇偶校验。 如图1 UART接口框图 SOUT输出格式如图2所示。 如图2 SOUT输出格式 (I)UART发送逻辑 UART发送逻辑需要与微处理器/微控制器的并行数据总线及读/写控制线相连,发送逻辑包括保持寄存器、控制逻辑及移位输出逻辑。Write信号为低时,发送逻辑从总线读入待发送的数据,并装入发送保持寄存器。然后等待Write信号释放,置发送标志位。启动一次发送,将串行数据送到SOUT,如图3所示。 (2)时钟分频模块 分频模块是发送控制逻辑的第 下载地址 用户评论 更多下载 下载地址 立即下载 收藏 腾讯 微博 用户评论 发表评论 tonydin 资源:449 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com