1. 首页
  2. 移动开发
  3. HTML5
  4. EDA/PLD中的基于FPGA实现DSP与RapidIO网络互联

EDA/PLD中的基于FPGA实现DSP与RapidIO网络互联

上传者: 2020-11-10 18:38:22上传 PDF文件 159.14KB 热度 21次
摘要:本文首先简单的介绍了总线的发展,从而引出一种新型的串行点对点交换结构RapidIO。DSP 在高性能处理系统中的重要性毋庸置疑,但是目前的很多DSP 并没有RapidIO接口。本文提出了利用FPGA,将DSP 的总线桥接到一个RapidIO IP 上,从而实现了DSP与RapidIO 网络的互联。 1. 引言 随着通讯系统的数据处理量日益增大,过去总线形式的体系结构逐渐成为约束处理能力进一步提升的瓶颈。本文首先简单介绍了嵌入式设计中总线结构的演化过程,从而引出新一代点对点串行交换结构RapidIO。 在密集型实时信号处理应用中,DSP 由于其本身结构特点具有不可替代的位
下载地址
用户评论