1. 首页
  2. 行业
  3. 交通
  4. EDA/PLD中的基于FPGA的星载计算机自检EDAC电路设计

EDA/PLD中的基于FPGA的星载计算机自检EDAC电路设计

上传者: 2020-11-10 18:33:44上传 PDF文件 272.41KB 热度 7次
摘要:为了消除空间环境中单粒子翻转(SEU)的影响,目前星载计算机中均对RAM存储单元采用检错纠错(EDAC)设计。随着FPGA在航天领域的广泛应用,FPGA已成为EDAC功能实现的最佳硬件手段。本文介绍了EDAC的编码和实现,提出一种功能完善的、具有自检、自纠错功能的EDAC电路设计,并采用仿真工具对该EDAC电路的功能进行了验证。 1 引言 随着人类对空间探索的深入,空间环境对空间飞行器的电子设备和器件的影响逐渐显现 出来。空间辐射效应,特别是单粒子效应,对空间任务的完成具有潜在的巨大危害。星载计 算机是卫星的核心部件,在空间辐照环境下,必须充分考虑单粒子翻转现象对星载计算机程
用户评论