1. 首页
  2. 服务器应用
  3. 虚拟化
  4. EDA/PLD中的基于FPGA的多波束成像声纳整机硬件电路设计

EDA/PLD中的基于FPGA的多波束成像声纳整机硬件电路设计

上传者: 2020-10-19 18:37:26上传 PDF文件 284.11KB 热度 11次
引言 多波束成像声纳利用了数字成像技术,在海底探测范围内形成距离一方位二维声图像,具有很高的系统稳定性和很强的信号处理能力。但是由于数字成像系统数据运算量大、需要实时成像等特点,对处理器性能要求很高。随着适用于并行处理的现场可编程门阵列(FPGA)器件的快速发展,采用大规模FPGA为核心处理器的图像声纳,在提高了整体性能的同时,其系统结构也更加简单。 1 系统概况 该成像声纳的电路系统处于一个密封的水密舱内部,由180路基元的收发模块、实时信号处理模块、数据传输与控制模块、电源模块以及接口板和一些连接器组成。具体声纳头内部的构成如图1所示。 图中深色
用户评论