1. 首页
  2. 编程语言
  3. Java
  4. EDA/PLD中的基于Verilog HDL的I2C总线分析器

EDA/PLD中的基于Verilog HDL的I2C总线分析器

上传者: 2020-11-10 16:32:00上传 PDF文件 247.45KB 热度 10次
要:提出了采用 Verilog HDL设计I 2C总线分析器的方法,该 I 2C总线分析器支持三种不同的工作模式:被动、主机和从机模式,并提供了嵌入式系统设计接口。通过硬件总体框架分析,分模块输入,经过仿真、逻辑综合和 FPGA硬件验证表明,该总线分析器与其它常用接口方式相比具有低功耗、占用资源少和功能完备等特点,并较少占用微处理器指令周期,应用在医疗检测系统中解决了增加可靠扩展平台问题。 1 引言 在医疗保健、临床医学和医疗救护中,血氧、心电、血压、呼吸、脑电波等生理信号都是非常重要的指标。针对临床应用,已经报道了将血氧、血压等检测应用于咽喉、食管等体内循环 [1],提高了准确性
用户评论