模拟技术中的精确地测量快速上升/下降的ADC采样时钟
在许多应用中,均要求具备探测高速信号的能力,从而对你的示波器以及探头组合提出了带宽要求。测量精密ADC的采样时钟就是其中一个应用,在此,对示波器以及示波器探头组合的要求就是至关重要的。ADC时钟的信号完整性可能限制性能,正如下列著名方程所给出的那样: 在该方程中,f是被采样的模拟频率,tj是时钟源上的RMS抖动(这证明SNR(信噪比)将随着时钟源上抖动的增加而恶化)。这个方程直接适用于采样耐奎斯特型转换器,Δ-∑ ADC—如ISL260001—受益于过采样,且抖动要求因过采样率(OSR)而稍微下降。 这通常意味着需要具有比较快速的边沿以及良好的信号完整性的采样时钟,以获得最
用户评论