1. 首页
  2. 数据库
  3. MongoDB
  4. EDA/PLD中的利用以太网硬件协仿真接口实现便捷和高带宽的仿真

EDA/PLD中的利用以太网硬件协仿真接口实现便捷和高带宽的仿真

上传者: 2020-11-08 21:41:05上传 PDF文件 204KB 热度 12次
通常情况下,在设计基于FPGA的大型信号处理系统的时候,设计人员往往需要进行费时费力的仿真。以Xilinx System Generator for DSP为代表的FPGA设计工具,通过提供可靠的硬件在环接口(该接口可以直接将FPGA硬件置入设计仿真),来解决这种问题。 通过在硬件上模拟部分设计,这些接口可以大大提高仿真的速度——通常可以提高一个甚至多个数量级。使用硬件在环还可以让设计人员实时进行FPGA硬件调试和验证。 System Generator for DSP 可以为多类FPGA开发平台提供硬件在环接口。这些平台通常通过不同的物理接口和PC建立通信。举例来说,一个JTAG
下载地址
用户评论