1. 首页
  2. 人工智能
  3. VR
  4. 基于多数决定逻辑门的低功耗全加器设计

基于多数决定逻辑门的低功耗全加器设计

上传者: 2020-10-28 07:18:09上传 PDF文件 170.93KB 热度 6次
全加器是算术运算的基本单元,提高一位全加器的性能是提高运算器性能的重要途径之一。首先提出多数决定逻辑非门的概念和电路设计,然后提出一种基于多数决定逻辑非门的全加器电路设计。该全加器仅由输入电容和CMOS反向器组成,较少的管子、工作于极低电源电压、短路电流的消除是该全加器的三个主要特征。对这种新的全加器,用PSpice进行了晶体管级模拟。结果显示,这种新的全加器能正确完成加法器的逻辑功能。
下载地址
用户评论