一种基于FPGA的航空总线容错机制设计 上传者:zyg52090 2020-10-28 07:08:01上传 PDF文件 470.35KB 热度 35次 航天应用中,单粒子翻转引发SRAM型FPGA的错误最多,而EDAC设计在纠错模块中有着广泛的应用。将依据扩展海明码设计的[40,32]EDAC模块嵌入到ARINC 659的双口数据DPRAM和指令SRAM中,提高了总线控制器的容错处理能力。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论