1. 首页
  2. 移动开发
  3. webOS
  4. 基于FPGA的PCI总线接口硬件调试策略

基于FPGA的PCI总线接口硬件调试策略

上传者: 2020-10-28 05:53:12上传 PDF文件 144.43KB 热度 20次
Signal TapII逻辑分析器集成到QuartusII设计软件中,能够捕获和显示可编程单芯片系统(SOPC)设计中的实时信号状态,这样,开发者就可以在整个设计过程中以系统级速度观察硬件和软件的交互。Signal TapII可支持多达1024个通道,采样深度高达128KB,每个分析器均有1O级触发输入/输出,从而增加了采样的精度。
用户评论