1. 首页
  2. 编程语言
  3. Python
  4. 星载FPGA混合时钟域设计

星载FPGA混合时钟域设计

上传者: 2020-10-28 02:52:05上传 PDF文件 237.17KB 热度 42次
设计了以XC2V3000为核心处理芯片的星载FPGA系统的涵盖高速、中速、低速和甚低速的混合时钟域,对混合时钟域可靠性设计中的关键问题,如资源降额、时序冗余、布局布线等,做了深入研究,提出了基于全局时钟网络、时钟鉴相、FIFO缓冲的多时钟同步设计解决方案,并在实际工程中验证了方案的可行性和可靠性。
用户评论