1. 首页
  2. 课程学习
  3. 讲义
  4. 基于AES的可重构加密系统的FPGA设计

基于AES的可重构加密系统的FPGA设计

上传者: 2020-10-28 01:52:33上传 PDF文件 236.68KB 热度 22次
针对传统软件加密方法在速度和资源消耗上的不足,提出了基于AES高级加密标准的硬件设计方案。采用了目前流行的EDA技术,在FPGA芯片上实现一种可重构的加密系统,利用硬件描述语言实现加密算法中的移位、S盒置换函数、线性反馈移位寄存器等功能,设计输入、模型综合、布局布线、功能仿真都在Altera公司的Quartus II开发平台中完成,产生的下载文件通过Cyclone系列的FPGA芯片进行测试。实验结果表明,该系统具有独特的物理安全性和高速性。
用户评论