1. 首页
  2. 操作系统
  3. 桌面系统
  4. RFID技术中的FPGA和CPLD内部自复位电路设计方案

RFID技术中的FPGA和CPLD内部自复位电路设计方案

上传者: 2020-10-28 01:49:42上传 PDF文件 143.45KB 热度 9次
本文描述了复位的定义,分类及不同复位设计的影响,并讨论了针对FPGA和CPLD的内部自复位方案。 1、定义 复位信号是一个脉冲信号,它会使设计的电路进入设定的初始化状态,一般它作用于寄存器,使寄存器初始化为设定值;其脉冲有效时间长度必须大于信号到达寄存器的最大时延,这样才有可能保证复位的可靠性。 下面将讨论FPGA/CPLD的复位电路设计。 2、分类及不同复位设计的影响 根据电路设计,复位可分为异步复位和同步复位。 对于异步复位,电路对复位信号是电平敏感的,如果复位信号受到干扰,如出现短暂的脉冲跳变
用户评论