1. 首页
  2. 服务器应用
  3. 虚拟化
  4. 集成电路中的一种0.1 1.2GHz的CMOS射频收发开关芯片设计

集成电路中的一种0.1 1.2GHz的CMOS射频收发开关芯片设计

上传者: 2020-10-27 21:46:08上传 PDF文件 242.99KB 热度 15次
导读:本文设计了一种低插入损耗、高隔离度的全集成超宽带CMOS射频收发开关芯片。该电路采用深N阱体悬浮技术,在1.8V电压供电下,该射频开关收发两路在0.1-1.2GHz内的测试结果具有0.7dB的插入损耗、优于-20dB的回波损耗以及-37dB以下的隔离度。 目前,全球无线通信系统正处于快速发展进程中,无线通信“行业专网”系统也正处于飞速发展的黄金时期。我国无线通信行业专网所用频点和带宽种类繁多,其频率 主要集中在0.1-1.2GHz.各专网使用不同的频点、射频带宽和信号带宽,标准不统一,导致各行业专网设备所用的射频芯片不同,同时对各个窄带射频前 端芯片的需求难以形成规模效应,且成本高
用户评论