1. 首页
  2. 大数据
  3. Hive
  4. RF至13GHz超快速建立PLL

RF至13GHz超快速建立PLL

上传者: 2020-10-27 21:29:23上传 PDF文件 312.04KB 热度 11次
电路功能与优势 图1所示PLL电路采用13 GHz小数N分频频率合成器、宽带有源环路滤波器和VCO,5°以内的200 MHz跳频相位建立时间短于5 μs。 采用带宽为2.4 MHz的有源环路滤波器获得该性能。由于ADF4159鉴频鉴相器(PFD)最大频率为110 MHz,并且AD8065运算放大器具有145 MHz的高增益带宽积,因此可获得该宽带宽环路滤波器性能。 有源滤波器中使用的AD8065运算放大器能够采用24 V电源电压工作,允许控制调谐电压为0 V至18 V的大多数宽带VCO。 图1. ADF4159、
下载地址
用户评论