基于FPGA的高效灵活性数字正交下变频器设计 上传者:a85028 2020-10-27 17:08:39上传 PDF文件 514.39KB 热度 36次 数字正交下变频器DDC是数字接收机系统中的核心部件,其作用是将ADC数字化后输出的高速中频信号进行下变频、抽取降速和低通滤波,使之变为适合处理的基带信号。给出了DDC各模块在FPGA中高效实现的方法,并且利用嵌入式逻辑分析仪对系统加载板卡后的实时运行结果进行了测试分析。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论