1. 首页
  2. 移动开发
  3. 其他
  4. 一种基于数据存储的流水SHA256硬件实现电路.pdf

一种基于数据存储的流水SHA256硬件实现电路.pdf

上传者: 2020-08-15 01:24:07上传 PDF文件 917.46KB 热度 8次
SHA-2的一种ASIC实现方法,一种新型的基于数据存储的SHA256全流水数据迭代方式。在全流水SHA256结构中,数据压缩器中的状态寄存器每次更新时只需要计算A和E,而状态寄存器B-D和F-H则可以直接从前一轮中的A-C和E-G得到。且每轮新产生的A和E在经历四级流水传递后将不再被使用,因此A和E生命周期为4个时钟周期。在传统数据迭代的方式中,每次数据更新将会导致A-H 共8组寄存器同时翻转。因此,为了减小寄存器的翻转次数,继而降低寄存器的翻转功耗,本文提出了一种存储方案,即采用锁存器存储每级新产生的A和E,当后级需要使用时,通过选择器选择前级锁存器存储的A和E数据,用于产生本级新的A和E
用户评论