1. 首页
  2. 课程学习
  3. 讲义
  4. 数字逻辑电路实验报告.doc

数字逻辑电路实验报告.doc

上传者: 2020-07-27 08:33:10上传 DOC文件 305KB 热度 25次
设计一个多功能数字时钟,具有以下几个功能: (1)能进行正常的时、分、秒计时。 ①使用一个二十四进制和两个流逝进制的计数器级联。分计数器以秒计数器的进位作为计数脉冲,小时计数器以分计时器的进位作为技术脉冲。 ②给秒1Hz 。 (2)可以使用以 EP1C12F324C8为核心的硬件系统上的脉冲按键或者拨动开关实现“校时”,“校分”及清零功能。 (3)可以使用系统上的扬声器进行整点报时 ①计时到59分50秒时,每两秒一次低音报时,整点进行高音报时。 ②低音报时用512Hz,高音报时用1kHz。 (4)设置闹钟,并连接扬声器实现闹铃功能。 ①设定闹钟时间与新的计数器进行存储,与正常计时互不干扰。 ②
用户评论