1. 首页
  2. 编程语言
  3. 硬件开发
  4. 800Mbps准循环LDPC码译码器的FPGA实现

800Mbps准循环LDPC码译码器的FPGA实现

上传者: 2020-07-22 21:58:36上传 PDF文件 578.26KB 热度 18次
本文提出了一种适用于准循环低密度校验码的低复杂度的高并行度译码器架构。通常准循环低密度校验码不适于设计有效的高并行度高吞吐茸译码器。我们通过利用准循环低密度校验码的奇偶校验矩阵的结构特点,将其转化为块 准循环结构,从而能够并行化处理译码算法的行与列操作。使用这个架构,我们在Xilinx Virtex-5 LX330 FPGA上实现了(8176,7154)有限几何LDPC码的译码器,在15次迭代的条件下其译码吞吐量达到800Mbps。
用户评论