1. 首页
  2. 操作系统
  3. Windows Server
  4. FPGA NCO IP设置 数字混频 + modelsim仿真.zip

FPGA NCO IP设置 数字混频 + modelsim仿真.zip

上传者: 2020-07-21 04:45:05上传 ZIP文件 5.06MB 热度 16次
数字混频的Veriloag代码,Quartus工程,含testbench仿真。程序设计系统时钟5MHz,625kHz的输入信号与625kHz的本振信号做混频,根据混频原理会得到1.25MHz的和频信号与0Hz(直流),将直流滤除掉得到1.25MHz的有效信号。
用户评论