1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于FPGA的跳频信号源设计_姚磊.pdf

基于FPGA的跳频信号源设计_姚磊.pdf

上传者: 2019-07-06 05:16:27上传 PDF文件 1.66MB 热度 26次
针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120MHz,性能较高,而仅使用了30个LUT和18个触发器,占用资源很少。
用户评论